Enviar mensaje
Inicio ProductosSDR DE USRP

El software del SDR USRP definió estado latente bajo del puerto Ethernet de radio

Certificación
Porcelana Wuhan Tabebuia Technology Co., Ltd. certificaciones
Estoy en línea para chatear ahora

El software del SDR USRP definió estado latente bajo del puerto Ethernet de radio

El software del SDR USRP definió estado latente bajo del puerto Ethernet de radio
El software del SDR USRP definió estado latente bajo del puerto Ethernet de radio

Ampliación de imagen :  El software del SDR USRP definió estado latente bajo del puerto Ethernet de radio

Datos del producto:
Lugar de origen: China
Nombre de la marca: Luowave
Número de modelo: N310
Pago y Envío Términos:
Cantidad de orden mínima: 1 pedazo
Precio: USD
Detalles de empaquetado: Caja de papel \ cartón de papel
Tiempo de entrega: Mercancías del punto o 30 días
Condiciones de pago: T/T
Capacidad de la fuente: 1 pedazo

El software del SDR USRP definió estado latente bajo del puerto Ethernet de radio

descripción
Alta luz:

SDR USRP DC6V

,

SDR USRP DE DC6V

,

sdr DC6V de Ethernet

Serie USRP-LW N310 del puerto Ethernet

El USRP-LW N310 es una radio software-definida conectada (SDR) que proporciona la tolerancia de la confiabilidad y de falta para el despliegue en sistemas inalámbricos en grande y distribuidos.

El software del SDR USRP definió estado latente bajo del puerto Ethernet de radio 0

El USRP-LW N310 es una de las cuentas más altas del canal en el mercado del SDR hoy, con un transmisor-receptor dual de AD9371 RFIC en la parte frontal del RF que proporciona cuatro canales del transmisor-receptor en un paquete de media anchura del RU. Cada canal proporciona hasta 100 megaciclos del ancho de banda instantáneo y cubre una gama de frecuencia extendida de 10 megaciclos a 6 gigahertz. El procesador de la banda base utiliza el Xilinx Zynq-7100 SoC para proporcionar FPGAs usuario-programable grande para el tiempo real y el bajo-estado latente que procesan, así como las CPU dual-cores del BRAZO para las operaciones independientes. Apoya 1 GbE, 10 interfaces de GbE y de la aurora vía los puertos duales de SPF+, que se pueden ejecutar a las corrientes del índice de inteligencia de la PC o de la Alto-producción del anfitrión para los coprocesadores de FPGA. La arquitectura flexible de la sincronización apoya referencia de la referencia del reloj, del tiempo del PPS, la entrada externa de LO, y GPSDO, permitiendo altos sistemas de la cuenta MIMO del canal. El USRP-LW N310 simplifica el control y la gestión de las redes de radio introduciendo la capacidad de realizar tareas remotamente, por ejemplo el depuración, poniendo al día software, la reanudación, el reset de la fábrica, el autoexamen, el depuración del anfitrión PC/ARM, y la salud del sistema de vigilancia.

El equipo del dispositivo de USRP-LW N310 incluye: una unidad principal de USRP-LW N310, cable de Ethernet RJ45, SFP+ RJ45 al adaptador, Micro-USB cable, tarjeta microSD, fuente de alimentación.

 

Características principales:

 

• Despliegue confiable y falta-tolerante

• Frecuencia configurable de la referencia del reloj AD9371:

122.88MHz, 125MHz, 153,6 megaciclos

• Capacidades de la gestión remota
• Cobertura de la frecuencia de 10MHz a 6GHz • 16 pedazo ADC, 14 pedazo DAC
• Ancho de banda instantáneo del hasta 100M por el canal • Puertos duales de SPF+ (Gigabit Ethernet, 10 Gigabit Ethernet, aurora).
• Ayuda 4 enviar 4 recibos al mismo tiempo • CPU dual-core del BRAZO Cortex-A9 800 megaciclos
• Bancos de filtro del transmisor-receptor • Xilinx incorporado Zynq-7100 SoC FPGA
• Ayuda RX externo LO, entrada de TX LO • Apoya referencia externa de la referencia del reloj y del tiempo del PPS
• Marco del desarrollo de RFNoC FPGA • Apoya independiente (integrado) o anfitrión-basó operaciones (de la red)
• 1 tipo un puerto del host USB • UHD3.11.0 o ayuda posterior
• Linux de encargo incorporado • 1 micro-USB puerto (consola serial, JTAG)
• Ayuda para la radio GNU  

 

 

Procesador de la banda base:

El procesador de la banda base de USRP-LW N310 utiliza el zynq-7100 SOC de Xilinx, que proporciona un sistema rico de FPGAs programable para operación independiente del proceso en tiempo real el exigir y del bajo-estado latente así como de la CPU del BRAZO dual-core. Los usuarios pueden desplegar usos en Linux instalado previamente integraron los sistemas operativos, o utilizan los interfaces de alta velocidad tales como anfitrión de Gigabit Ethernet, 10 Gigabit Ethernet.

síncrono:

El USRP-LW N310 tiene una arquitectura flexible del diseño del reloj de referencia que apoye el PPS externo, la referencia del tiempo de la referencia del reloj, la entrada externa de LO, y el gpsdo, que facilita la alta cuenta MIMO Implementation del canal del sistema.

Datos técnicos de USRP-LW N310:

 

Categoría del parámetro valor numérico unidad Categoría del parámetro valor numérico unidad
recepción lanzamiento
Número de canales 4 - Número de canales 4 -
Adaptación independiente 2 - Adaptación independiente 2 -
L0 compartió pares 2 - L0 compartió pares 2 -
Gama del aumento -40 ~ 30 DB

La gama del aumento es 10MHz a 300MHz

300MHz~6GHz

 

-30 ~ 25

-30 ~ 20

 

DB

DB

Escalonamiento del aumento 1 DB
Energía de entrada máxima -15 dBm Escalonamiento del aumento 1 DB
Banco de filtro

10 ~ 430

430 ~ 600

600 ~ 1050

1050 ~ 1600

1600 ~ 2100

2100 ~ 2700

2700 ~ 6000

Megaciclo Banco de filtro

10 ~ 300

300 ~ 723,17

723,17 ~ 1623,17

1623,17 ~ 3323,17

3323,17 ~ 6000

Megaciclo
Una gama de frecuencia externa del oscilador local puede ser entrada 0,6 ~ 8 Gigahertz Una gama de frecuencia externa del oscilador local puede ser entrada 0,6 ~ 8 Gigahertz
Tiempo que cambia de TX/RX 140 μs Tiempo que cambia de TX/RX 140 μs
Conversión y funcionamiento del reloj poder
Frecuencia de muestreo 122,88, 125.153,6 MS/s Entrada del voltaje de DC 12,7 V, A
Resolución del ADC 16 pedazos consumo de energía 50-80 W
Resolución de DAC 14 pedazos Propiedades físicas

Paso mínimo 122.88MS/s de la frecuencia

125MS/s

153.6MS/s

 

7,32

7,45

9,15

 

Herzios

Herzios

Herzios

tamaño 425×220×45 milímetro
La estabilidad de la frecuencia de GPSDO no se cierra 0,1 PPM peso 3,8 kilogramo
GPSDO PPS en relación con exactitud del UTC <8> ns Requisitos de las condiciones
Estabilidad del estado latente de GPSDO

<>

3

25

μs

horas

°C

Gama estable de operación 0 ~ 50 °C
Gama de temperaturas de almacenamiento -40 ~ 70 °C
 

Contacto
Wuhan Tabebuia Technology Co., Ltd.

Persona de Contacto: Mr. Chen

Teléfono: 18062514745

Envíe su pregunta directamente a nosotros (0 / 3000)