logo
Un buen precio. en línea

Detalles de los productos

Created with Pixso. En casa Created with Pixso. Productos Created with Pixso.
SDR DE USRP
Created with Pixso. USRP-LW E310 Encabezado Ettus USRP SDR E310 Receptor Software Universal Radio Periférico Sistema GPS

USRP-LW E310 Encabezado Ettus USRP SDR E310 Receptor Software Universal Radio Periférico Sistema GPS

Nombre De La Marca: Luowave
Número De Modelo: E310
Cuota De Producción: 1 pedazo
Precio: USD
Tiempo De Entrega: Mercancías del punto o 30 días
Condiciones De Pago: T/T
Información detallada
Lugar de origen:
China
Detalles de empaquetado:
Caja de papel \ cartón de papel
Capacidad de la fuente:
1 pedazo
Resaltar:

radio universal 357g periférico del software e310

,

usrp integrado e310 357g del ettus

,

SDR GPS del usrp

Descripción del producto

Periférico universal de la radio del software, USRP-LW E310

Descripción del producto:

El transmisor-receptor anticipado AD9361 del RF proporciona ancho de banda instantáneo hasta 56 megaciclos y las frecuencias de varias bandas a partir de 70 megaciclos a 6 gigahertz, y puede apoyar 2X2 MIMO.

El banco de filtro pre-seleccionado en la parte frontal del RF del transmite vínculo y reciba el vínculo mejora selectividad de la frecuencia.

El procesador de la banda base utiliza el microprocesador de FPGA del zynq 7020 de Xilinx, que se integra con una CPU dual-core del BRAZO.

La serie integrada USRP utiliza una distribución de Linux modificada para requisitos particulares por el marco openembedded para cubrir las necesidades específicas del uso. Se instala previamente el sistema operativo del defecto

Software de UHD y herramientas de desarrollo de tercera persona tales como radio GNU.

 

Característica principal:

  • Gigahertz MHz-6 de la cobertura 70 de la frecuencia
  • Hasta ancho de banda de la señal 56MHz
  • transmisor-receptor de 2x2 MIMO
  • El vínculo del transmisor-receptor tiene un banco de filtro pre-seleccionado
  • Procesador dual-core del ARM Cortex A9-886 megaciclo, Xilinx Zynq 7020 SoC FPGA
  • 1GB DDR3 RAM para las CPU del BRAZO, 512 MB DDR3 RAM para la lógica de FPGA
  • La tasa de muestreo de FPGA PARA ARMAR el procesador está hasta 10MS/s
  • Apoye el uso de la sincronización de la referencia del reloj del PPS
  • Receptor de colocación global integrado del sistema de GPS
  • Unidad de medida de inercia incorporada de 9 ejes
  • Interfaz y interfaz USB de Ethernet de 1 GB
  • Tamaño: 133 x 68,2 x 26,4 milímetros de peso: 357 g
  • Sistema operativo incorporado de OpenEmbedded
  • Fuente abierta UHD 3.8.0 de la ayuda o un conductor más nuevo e interfaz del API
  • Marco del desarrollo de FPGA que apoya RFNoC
  • Radio GNU de la ayuda
  • El interfaz audio en el panel de delante ha estado cancelado
  • OpenEmbedded Linux
  • Versión 14,0 del software libre API del conductor del hardware de USRP (UHD) o más alto
  • Marco del desarrollo de RFNoC™ FPGA
  • Parámetros relacionados:

 

Categoría del parámetro Valor Unidad Categoría del parámetro 数值 单位
Entrada-salida Parametrización para la optimización del tratamiento del RF
Entrada del voltaje de DC 5-15 V Gama de frecuencia 70-6000 Megaciclo
Consumo de energía 2-6 W De potencia de salida >10 dBm
Parámetros del módulo de la conversión Incorpore el punto de la intercepción del tercero-orden -20 dBm
Tasa de muestreo del ADC (máximo) 61,44 MS/s Figura de ruido <>8 DB
Resolución del ADC 12 pedazos Propiedades físicas    
Tasa de muestreo de DAC 61,44 MS/s Tamaño 133×26,4del ×68 cm
Resolución de DAC 12 pedazos Peso 375 g
Exactitud local de la oscilación 2,0 PPM      

 

 

Descripción del funcionamiento:

El transmisor-receptor AD9361 del RF anticipado proporciona ancho de banda instantáneo hasta 56 megaciclos, la gama de frecuencia cubre 70 gigahertz MHz-6, y apoya 2X2 MIMO. El banco de filtro de la preselección del RF en la parte frontal del transmite vínculo y reciba el vínculo aumenta selectividad de la frecuencia.

El procesador de la banda base utiliza Xilinx Zynq 7020 SoC para proporcionar la computación acelerada FPGA, combinada con la operación independiente apoyada por la CPU dual-core del BRAZO. USRP-LW E310 integra una gran cantidad de periférico, tales como un receptor integrado de GPS que se pueda utilizar para la conciencia de la ubicación y la sincronización de tiempo, y puertos duales del host USB que se puedan utilizar para el espacio de almacenamiento ampliado y otros dispositivos de entrada-salida. Usando el equipo disponible, los usuarios pueden rápidamente prototipo y desarrollar usos integrados.

El USRP integró series utiliza una distribución de Linux modificada para requisitos particulares por el marco de OpenEmbedded para cubrir las necesidades específicas del uso. El sistema operativo del defecto se instala previamente con el software de Driver™ del hardware de USRP (UHD) y las herramientas de desarrollo de tercera persona tales como radio GNU. E310 también apoya la tecnología de RFNoC. El marco del desarrollo de RFNoC FPGA puede realizar cálculos en tiempo real y cumplir los requisitos del tratamiento de señales de banda ancha.

Marco del sistema operativo y del desarrollo

 

sistema operativo OpenEmbedded Linux (instalado previamente)
Marco de desarrollo de programas

UHD (instalado previamente)

Radio GNU (instalada previamente)

Xilinx ISE Design Suite

 

Un buen precio. en línea

Detalles De Los Productos

Created with Pixso. En casa Created with Pixso. Productos Created with Pixso.
SDR DE USRP
Created with Pixso. USRP-LW E310 Encabezado Ettus USRP SDR E310 Receptor Software Universal Radio Periférico Sistema GPS

USRP-LW E310 Encabezado Ettus USRP SDR E310 Receptor Software Universal Radio Periférico Sistema GPS

Nombre De La Marca: Luowave
Número De Modelo: E310
Cuota De Producción: 1 pedazo
Precio: USD
Detalles Del Embalaje: Caja de papel \ cartón de papel
Condiciones De Pago: T/T
Información detallada
Lugar de origen:
China
Nombre de la marca:
Luowave
Número de modelo:
E310
Cantidad de orden mínima:
1 pedazo
Precio:
USD
Detalles de empaquetado:
Caja de papel \ cartón de papel
Tiempo de entrega:
Mercancías del punto o 30 días
Condiciones de pago:
T/T
Capacidad de la fuente:
1 pedazo
Resaltar:

radio universal 357g periférico del software e310

,

usrp integrado e310 357g del ettus

,

SDR GPS del usrp

Descripción del producto

Periférico universal de la radio del software, USRP-LW E310

Descripción del producto:

El transmisor-receptor anticipado AD9361 del RF proporciona ancho de banda instantáneo hasta 56 megaciclos y las frecuencias de varias bandas a partir de 70 megaciclos a 6 gigahertz, y puede apoyar 2X2 MIMO.

El banco de filtro pre-seleccionado en la parte frontal del RF del transmite vínculo y reciba el vínculo mejora selectividad de la frecuencia.

El procesador de la banda base utiliza el microprocesador de FPGA del zynq 7020 de Xilinx, que se integra con una CPU dual-core del BRAZO.

La serie integrada USRP utiliza una distribución de Linux modificada para requisitos particulares por el marco openembedded para cubrir las necesidades específicas del uso. Se instala previamente el sistema operativo del defecto

Software de UHD y herramientas de desarrollo de tercera persona tales como radio GNU.

 

Característica principal:

  • Gigahertz MHz-6 de la cobertura 70 de la frecuencia
  • Hasta ancho de banda de la señal 56MHz
  • transmisor-receptor de 2x2 MIMO
  • El vínculo del transmisor-receptor tiene un banco de filtro pre-seleccionado
  • Procesador dual-core del ARM Cortex A9-886 megaciclo, Xilinx Zynq 7020 SoC FPGA
  • 1GB DDR3 RAM para las CPU del BRAZO, 512 MB DDR3 RAM para la lógica de FPGA
  • La tasa de muestreo de FPGA PARA ARMAR el procesador está hasta 10MS/s
  • Apoye el uso de la sincronización de la referencia del reloj del PPS
  • Receptor de colocación global integrado del sistema de GPS
  • Unidad de medida de inercia incorporada de 9 ejes
  • Interfaz y interfaz USB de Ethernet de 1 GB
  • Tamaño: 133 x 68,2 x 26,4 milímetros de peso: 357 g
  • Sistema operativo incorporado de OpenEmbedded
  • Fuente abierta UHD 3.8.0 de la ayuda o un conductor más nuevo e interfaz del API
  • Marco del desarrollo de FPGA que apoya RFNoC
  • Radio GNU de la ayuda
  • El interfaz audio en el panel de delante ha estado cancelado
  • OpenEmbedded Linux
  • Versión 14,0 del software libre API del conductor del hardware de USRP (UHD) o más alto
  • Marco del desarrollo de RFNoC™ FPGA
  • Parámetros relacionados:

 

Categoría del parámetro Valor Unidad Categoría del parámetro 数值 单位
Entrada-salida Parametrización para la optimización del tratamiento del RF
Entrada del voltaje de DC 5-15 V Gama de frecuencia 70-6000 Megaciclo
Consumo de energía 2-6 W De potencia de salida >10 dBm
Parámetros del módulo de la conversión Incorpore el punto de la intercepción del tercero-orden -20 dBm
Tasa de muestreo del ADC (máximo) 61,44 MS/s Figura de ruido <>8 DB
Resolución del ADC 12 pedazos Propiedades físicas    
Tasa de muestreo de DAC 61,44 MS/s Tamaño 133×26,4del ×68 cm
Resolución de DAC 12 pedazos Peso 375 g
Exactitud local de la oscilación 2,0 PPM      

 

 

Descripción del funcionamiento:

El transmisor-receptor AD9361 del RF anticipado proporciona ancho de banda instantáneo hasta 56 megaciclos, la gama de frecuencia cubre 70 gigahertz MHz-6, y apoya 2X2 MIMO. El banco de filtro de la preselección del RF en la parte frontal del transmite vínculo y reciba el vínculo aumenta selectividad de la frecuencia.

El procesador de la banda base utiliza Xilinx Zynq 7020 SoC para proporcionar la computación acelerada FPGA, combinada con la operación independiente apoyada por la CPU dual-core del BRAZO. USRP-LW E310 integra una gran cantidad de periférico, tales como un receptor integrado de GPS que se pueda utilizar para la conciencia de la ubicación y la sincronización de tiempo, y puertos duales del host USB que se puedan utilizar para el espacio de almacenamiento ampliado y otros dispositivos de entrada-salida. Usando el equipo disponible, los usuarios pueden rápidamente prototipo y desarrollar usos integrados.

El USRP integró series utiliza una distribución de Linux modificada para requisitos particulares por el marco de OpenEmbedded para cubrir las necesidades específicas del uso. El sistema operativo del defecto se instala previamente con el software de Driver™ del hardware de USRP (UHD) y las herramientas de desarrollo de tercera persona tales como radio GNU. E310 también apoya la tecnología de RFNoC. El marco del desarrollo de RFNoC FPGA puede realizar cálculos en tiempo real y cumplir los requisitos del tratamiento de señales de banda ancha.

Marco del sistema operativo y del desarrollo

 

sistema operativo OpenEmbedded Linux (instalado previamente)
Marco de desarrollo de programas

UHD (instalado previamente)

Radio GNU (instalada previamente)

Xilinx ISE Design Suite

 

google-site-verification=LHKXdKSgb0410i8_02p4vlxN7qyVNzvXVzacK7zHFKo