|
Datos del producto:
|
Número de canales: | Cuatro reciben, cuatro transmiten | Gama de frecuencia:: | 10 megaciclos a 6 gigahertz |
---|---|---|---|
Ancho de banda:: | 100MHz por el canal | Característica:: | Tasa de muestreo configurable: 122,88, 125, y 153,6 MS/s |
FPGA:: | Xilinx Zynq-7100 SoC | ADC:: | pedazo 16 |
Alta luz: | Dispositivo de radio definido software 4TX,Radio definida software 4RX 4TX,16 sdr mordido del usrp n310 |
4RX, software 4TX definió el dispositivo de radio USRP-LW N310
Radio universal USRP-LW periférico N310 del software
Descripción del producto
El N310 simplifica el control y la gestión del sistema del SDR introduciendo la capacidad de realizar tareas remotamente, por ejemplo la puesta al día de software, el recomienzo, el depuración del reset de la fábrica, autoverificador, de host/ARM y la operación de sistema de vigilancia. USRP-LW N310 es actualmente uno de los productos con los canales más densos del mercado del SDR, proveyendo de 4 canales 4 canales de recepción dentro de una altura de 0.5U. La parte frontal de la radiofrecuencia adopta dos ad9371 transmisores-receptores, éste es una clase de la última tecnología análoga de la radiofrecuencia del equipo. Cada canal proporciona ancho de banda instantáneo hasta 100 megaciclos, y cubre una gama de frecuencia extendida a partir de 10 megaciclos a 6 gigahertz.
Características principales
· Despliegue confiable y falta-tolerante. · Capacidades de la gestión remota. · Independiente de la ayuda (integrada) u operación anfitrión-basada (de la red). · cobertura de la frecuencia 10MHz-6GHz. · Ancho de banda instantáneo del hasta 100M por el canal. · La ayuda 4 envía y 4 para recibir al mismo tiempo. · Banco de filtro del transmisor-receptor. · 16 pedazo ADC, 14 pedazo DAC. · Tasa de muestreo configurable: 122,88, 125, y 153,6 MS/s. · Xilinx incorporado Zynq-7100 SoC FPGA. · CPU dual-core del BRAZO Cortex-A9 800 megaciclos. · Puertos duales de SPF+ (1 Gigabit Ethernet, 10 Gigabit Ethernet, aurora). · Referencia externa del reloj de la ayuda y referencia del tiempo del PPS. · Ayuda RX externo, entrada del puerto de TX LO. · GPSDO incorporado. · 1 tipo un puerto del host USB. · 1 micro-USB puerto (consola serial, JTAG). · Linux modificado para requisitos particulares incorporado. · UHD3.11.0 o ayuda de la versión más reciente. · Marco del desarrollo de RFNoC FPGA. · Habitación del diseño de Xilinx Vivado 2017,4 (licencia no incluida). · Radio GNU de la ayuda.
Procesador de la banda base: El procesador de la banda base de USRP-LW N310 utiliza el zynq-7100 SOC de Xilinx, que proporciona una gran cantidad de FPGA programable para los requisitos en tiempo real y el bajo-estado latente que procesan, y la operación independiente de la CPU del BRAZO dual-core. Los usuarios pueden desplegar usos en Linux instalado previamente integraron el sistema operativo, o utilizan los interfaces de alta velocidad tales como anfitrión de Gigabit Ethernet, 10 Gigabit Ethernet. Sincronice: USRP-LW N310 tiene una arquitectura flexible del diseño del reloj de referencia que apoye el PPS externo, la referencia del tiempo de la referencia del reloj, la entrada externa de LO, y el gpsdo, que es útil para la realización de los sistemas de la alto-canal-cuenta MIMO.
Persona de Contacto: Mr. Chen
Teléfono: 18062514745