Enviar mensaje
Inicio ProductosSDR integrado

radio definida software integrable FPGA del alto rendimiento de la 2950 de 40MHz USRP

Certificación
Porcelana Wuhan Tabebuia Technology Co., Ltd. certificaciones
Estoy en línea para chatear ahora

radio definida software integrable FPGA del alto rendimiento de la 2950 de 40MHz USRP

radio definida software integrable FPGA del alto rendimiento de la 2950 de 40MHz USRP
radio definida software integrable FPGA del alto rendimiento de la 2950 de 40MHz USRP

Ampliación de imagen :  radio definida software integrable FPGA del alto rendimiento de la 2950 de 40MHz USRP

Datos del producto:
Lugar de origen: China
Nombre de la marca: Luowave
Número de modelo: 2950 de USRP-LW
Pago y Envío Términos:
Cantidad de orden mínima: 1 pedazo
Precio: USD
Detalles de empaquetado: Caja de papel \ cartón de papel
Tiempo de entrega: Mercancías del punto o 30 días
Condiciones de pago: T/T
Capacidad de la fuente: 1 pedazo

radio definida software integrable FPGA del alto rendimiento de la 2950 de 40MHz USRP

descripción
Ancho de banda: 40MHz
Alta luz:

2950 definida software integrable de la radio

,

SDR del alto rendimiento 2950

,

2950 definida software integrable de la radio

Plataforma de radio definida software universal, 2950 de USRP-LW, 40MHz

 

La 2950 de USRP-LW es una plataforma software-definida de alto rendimiento, escalable de la radio (SDR) para los sistemas de comunicación inalámbricos de diseño y que despliegan de la siguiente generación. Consiste en un USRP-LW X310, dos tableros de hija de WBX-LW 40MHz RF y un OCXO,

 

La arquitectura de hardware de la 2950 de USRP-LW combina dos ranuras ampliadas del tablero de hija del ancho de banda con un ancho de banda de los hasta 40M a partir 50 megaciclos a 2,2 gigahertz. Y ofrece interfaces de alta velocidad múltiples para elegir de (los puertos de PCIe, de Gigabit/10 Gigabit Ethernet), así como un Kintex-7 rico en recursos, usuario-programable FPGA. Además, la 2950 de USRP-LW utiliza un conductor abierto de la interplataforma UHD de la fuente, con un gran número de marcos del desarrollo, de arquitecturas compatibles de la referencia, y de proyectos abiertos de la fuente.

 

Como la base de proceso digital de la 2950 de USRP-LW el XC7K410T FPGA proporciona conectividad de alta velocidad entre todos los componentes importantes. Incluye la parte frontal del RF, el interfaz del anfitrión, y la memoria DDR3. El defecto FPGA proporciona todo UHDs para controlar el downconversion digital y upconversion digital, frecuencia fina que adapta, y algunos otros bloques de la función de DSP. Los usuarios pueden aprovecharse del espacio de repuesto del Kintex-7 rico en recursos FPGA, más el marco del desarrollo de RFNoC apoyado por USRP, para desarrollar y para ejecutar su propio DSP que procesa los módulos.

El equipo del equipo de la 2950 de USRP-LW incluye: una unidad principal de la 2950 de USRP-LW, cable del gigabit, adaptador del gigabit de SFP+, adaptador, cable de USB2.0 JTAG, raíz del cable 4 del RF del conector de SMA.

 

La 2950 de TheUSRP-LW ofrece una variedad de interfaces de alta velocidad para elegir de. En el panel del dispositivo, el puerto de Gigabit Ethernet es una de las maneras más simples y más de uso general de conectar. Para los usos con ancho de banda extendido y estado latente bajo, tal como estudios de PHY/MAC, el X310 proporciona un interfaz de autobús eficiente PCIe x4 para esta operación determinista. Cuando el uso utiliza la grabación o el multi-nodo de la red que procesa, el puerto de 10 gigabites es la mejor opción.

 

La 2950 de USRP-LW incluye muchas características adicionales que ayuden a algunos otros usos inalámbricos. Por ejemplo, en el diseño de FPGA, el 1GB DDR3 en la placa madre se puede utilizar como proteger de datos y almacenamiento de datos. El GPSDO interno proporciona referencia de alta precisión de la frecuencia cuando está sincronizado al sistema de GPS con un retraso de la sincronización menos que 50ns. Permite que el usuario controle componentes externos tales como amplificadores e interruptores a través del interfaz de GPIO, entradas de la ayuda tales como disparadores del acontecimiento, y lo observa eliminan errores de señales. La 2950 de USRP-LW también incluye un adaptador interno de JTAG que permita que los promotores carguen y que eliminen errores fácilmente de las nuevas imágenes de FPGA.

 

 

 

Contacto
Wuhan Tabebuia Technology Co., Ltd.

Persona de Contacto: Mr. Chen

Teléfono: 18062514745

Envíe su pregunta directamente a nosotros (0 / 3000)