logo
Un buen precio. en línea

Detalles de los productos

Created with Pixso. En casa Created with Pixso. Productos Created with Pixso.
SDR integrado
Created with Pixso. Plataforma de radio definida software universal escalable USRP 2940

Plataforma de radio definida software universal escalable USRP 2940

Nombre De La Marca: Luowave
Número De Modelo: USRP-LW 2940
Cuota De Producción: 1 pedazo
Precio: USD
Tiempo De Entrega: Mercancías del punto o 30 días
Condiciones De Pago: T/T
Información detallada
Lugar de origen:
China
Detalles de empaquetado:
Caja de papel \ cartón de papel
Capacidad de la fuente:
1 pedazo
Resaltar:

el software del usrp definió la radio 2940

,

Radio definida software universal 2940

,

radio definida software del usrp 2940

Descripción del producto

Plataforma de radio universal definida por software, USRP-LW 2940


El USRP-LW 2940 es una plataforma de radio definida por software (SDR) de alto rendimiento y escalable para diseñar e implementar sistemas de comunicación inalámbrica de próxima generación.Se compone de una USRP-LW X310 y dos WBX-LW 40MHz tarjetas hijas RF

Plataforma de radio definida software universal escalable USRP 2940 0

ElLas demás partidas del anexo II se sustituyen por las siguientes:La arquitectura de hardware combina dos ranuras de tarjetas hijas de ancho de banda ampliado con un ancho de banda de hasta 40M de 50 MHz a 2,2 GHz.Puertos Gigabit/10 Gigabit Ethernet), así como un Kintex-7 FPGA, rico en recursos y programable por el usuario.Las demás partidas del anexo II se sustituyen por las siguientes:utiliza un controlador UHD multi-plataforma de código abierto, con un gran número de marcos de desarrollo, arquitecturas de referencia compatibles y proyectos de código abierto.


Como el núcleo de procesamiento digital delLas demás partidas del anexo II se sustituyen por las siguientes:El XC7K410T FPGA proporciona conectividad de alta velocidad entre todos los componentes principales. Incluye RF front end, interfaz de host y memoria DDR3.El FPGA predeterminado proporciona todos los UHD para controlar la conversión digital hacia abajo y la conversión digital hacia arribaLos usuarios pueden aprovechar el espacio libre del FPGA Kintex-7 rico en recursos, además del marco de desarrollo RFNoC apoyado por USRP,desarrollar e implementar sus propios módulos de procesamiento DSP.

ElLas demás partidas del anexo II se sustituyen por las siguientes:El kit de equipo incluye: unoLas demás partidas del anexo II se sustituyen por las siguientes:Unidad principal, cable Gigabit, adaptador SFP+ Gigabit, adaptador de alimentación, cable USB2.0 JTAG, conector SMA cable RF 4 raíz.


Cuadro de comparación de rendimiento de FPGA de la serie de puertos Ethernet y de la serie X



Las condiciones de los productos de la categoría N210 USRP-LW X310
FPGA Esparta 3XC3SD3400A Se trata de un sistema de transmisión de datos.
Células lógicas 53k 406k
Memoria 2, 268 Kb 28,620 Kb
Las aves de corral 126 1540
Tasa de tiempo 100 MHz 200 MHz

Sirreaming con banda

por canal ((16 bits)

25 ms/s 200 ms/s



ElLas demás partidas del anexo II se sustituyen por las siguientes:En el panel del dispositivo, el puerto Gigabit Ethernet es una de las formas más simples y más utilizadas de conectarse.Para aplicaciones con ancho de banda extendido y baja latencia, como los estudios PHY/MAC, el X310 proporciona una interfaz de bus PCIe x4 eficiente para esta operación determinista.El puerto de 10 Gigabit es la mejor opción.


ElLas demás partidas del anexo II se sustituyen por las siguientes:Por ejemplo, en el diseño FPGA, el DDR3 de 1 GB en la placa base se puede usar como almacenamiento de datos y almacenamiento de datos.El GPSDO interno opcional proporciona una referencia de frecuencia de alta precisión cuando se sincroniza con el sistema GPS con un retraso de sincronización inferior a 50ns. Permite al usuario controlar componentes externos como amplificadores y interruptores a través de la interfaz GPIO, soportar entradas como disparadores de eventos y observar señales de depuración.Las demás partidas del anexo II se sustituyen por las siguientes:También incluye un adaptador JTAG interno que permite a los desarrolladores cargar y depurar fácilmente nuevas imágenes FPGA.




Un buen precio. en línea

Detalles De Los Productos

Created with Pixso. En casa Created with Pixso. Productos Created with Pixso.
SDR integrado
Created with Pixso. Plataforma de radio definida software universal escalable USRP 2940

Plataforma de radio definida software universal escalable USRP 2940

Nombre De La Marca: Luowave
Número De Modelo: USRP-LW 2940
Cuota De Producción: 1 pedazo
Precio: USD
Detalles Del Embalaje: Caja de papel \ cartón de papel
Condiciones De Pago: T/T
Información detallada
Lugar de origen:
China
Nombre de la marca:
Luowave
Número de modelo:
USRP-LW 2940
Cantidad de orden mínima:
1 pedazo
Precio:
USD
Detalles de empaquetado:
Caja de papel \ cartón de papel
Tiempo de entrega:
Mercancías del punto o 30 días
Condiciones de pago:
T/T
Capacidad de la fuente:
1 pedazo
Resaltar:

el software del usrp definió la radio 2940

,

Radio definida software universal 2940

,

radio definida software del usrp 2940

Descripción del producto

Plataforma de radio universal definida por software, USRP-LW 2940


El USRP-LW 2940 es una plataforma de radio definida por software (SDR) de alto rendimiento y escalable para diseñar e implementar sistemas de comunicación inalámbrica de próxima generación.Se compone de una USRP-LW X310 y dos WBX-LW 40MHz tarjetas hijas RF

Plataforma de radio definida software universal escalable USRP 2940 0

ElLas demás partidas del anexo II se sustituyen por las siguientes:La arquitectura de hardware combina dos ranuras de tarjetas hijas de ancho de banda ampliado con un ancho de banda de hasta 40M de 50 MHz a 2,2 GHz.Puertos Gigabit/10 Gigabit Ethernet), así como un Kintex-7 FPGA, rico en recursos y programable por el usuario.Las demás partidas del anexo II se sustituyen por las siguientes:utiliza un controlador UHD multi-plataforma de código abierto, con un gran número de marcos de desarrollo, arquitecturas de referencia compatibles y proyectos de código abierto.


Como el núcleo de procesamiento digital delLas demás partidas del anexo II se sustituyen por las siguientes:El XC7K410T FPGA proporciona conectividad de alta velocidad entre todos los componentes principales. Incluye RF front end, interfaz de host y memoria DDR3.El FPGA predeterminado proporciona todos los UHD para controlar la conversión digital hacia abajo y la conversión digital hacia arribaLos usuarios pueden aprovechar el espacio libre del FPGA Kintex-7 rico en recursos, además del marco de desarrollo RFNoC apoyado por USRP,desarrollar e implementar sus propios módulos de procesamiento DSP.

ElLas demás partidas del anexo II se sustituyen por las siguientes:El kit de equipo incluye: unoLas demás partidas del anexo II se sustituyen por las siguientes:Unidad principal, cable Gigabit, adaptador SFP+ Gigabit, adaptador de alimentación, cable USB2.0 JTAG, conector SMA cable RF 4 raíz.


Cuadro de comparación de rendimiento de FPGA de la serie de puertos Ethernet y de la serie X



Las condiciones de los productos de la categoría N210 USRP-LW X310
FPGA Esparta 3XC3SD3400A Se trata de un sistema de transmisión de datos.
Células lógicas 53k 406k
Memoria 2, 268 Kb 28,620 Kb
Las aves de corral 126 1540
Tasa de tiempo 100 MHz 200 MHz

Sirreaming con banda

por canal ((16 bits)

25 ms/s 200 ms/s



ElLas demás partidas del anexo II se sustituyen por las siguientes:En el panel del dispositivo, el puerto Gigabit Ethernet es una de las formas más simples y más utilizadas de conectarse.Para aplicaciones con ancho de banda extendido y baja latencia, como los estudios PHY/MAC, el X310 proporciona una interfaz de bus PCIe x4 eficiente para esta operación determinista.El puerto de 10 Gigabit es la mejor opción.


ElLas demás partidas del anexo II se sustituyen por las siguientes:Por ejemplo, en el diseño FPGA, el DDR3 de 1 GB en la placa base se puede usar como almacenamiento de datos y almacenamiento de datos.El GPSDO interno opcional proporciona una referencia de frecuencia de alta precisión cuando se sincroniza con el sistema GPS con un retraso de sincronización inferior a 50ns. Permite al usuario controlar componentes externos como amplificadores y interruptores a través de la interfaz GPIO, soportar entradas como disparadores de eventos y observar señales de depuración.Las demás partidas del anexo II se sustituyen por las siguientes:También incluye un adaptador JTAG interno que permite a los desarrolladores cargar y depurar fácilmente nuevas imágenes FPGA.




google-site-verification=LHKXdKSgb0410i8_02p4vlxN7qyVNzvXVzacK7zHFKo