Datos del producto:
|
Alta luz: | Usrp x310 de LW 2974,Usrp x310 del USB 2,USB 3.0 usrp x310 |
---|
SDR-LW 2974 es un dispositivo independiente integrado del SDR del alto rendimiento, él consiste en un procesador, FPGA y un RF a bordo anticipados. El producto tiene procesador incorporado de Intel i7, 500GB SSD, memoria 16GB.
La gama de la banda de frecuencia de funcionamiento de 10MHz a 6GHz, el ancho de banda máximo es 160MHz.
Tiene los interfaces de alta velocidad alternativos del multipule (PCIe, Gigabit Ethernet y 10 Gigabit Ethernet), así como un Kintex-7 rico en recursos, usuario-programable FPGA.
Como el resto de dispositivos de USRP, este producto adoptar un conductor abierto de la interplataforma UHD de la fuente, que apoyan la mayoría de los usos y marcos del SDR, tales como radio GNU.
SDR-LW 2974 es un prototipo ideal para construir una serie de usos avanzados de la investigación, incluyendo la independiente LTE o simulación del dispositivo del 802.11, desarrollo de algoritmo medio del control de acceso (MAC), sistema múltiple de la salida del multipult de la entrada (MIMO), red hetergeneous, transmisión de LTE, muestreo de la compresión del RF, teledetección espectral, el beamforming de radio congnitive y goniometría.
Como la base de proceso digital de SDR-LW 2974, Xilinx Kintex-7 410T proporciona la conexión de alta velocidad directa de todos los componentes importantes, incluyendo el RF anticipado, el interfaz del anfitrión y la memoria DDR3. El defecto FPGA proporciona todos los módulos de UHD para la abajo-conversión digital y para arriba-conversión digital, frecuencia fina que adapta, y algunos otros funtions de DSP. Los usuarios pueden aprovecharse del espacio libre abundante de FPGA y del marco del desarrollo por USRP para desarrollar y para ejecutar su propio DSP que procesa los módulos.
procesador i7, con el OS del tiempo real del NI Linux |
Interfaz de JTAG |
Interfaz de la GEN x4 de PCIe | |
500GB SSD, memoria 16GB |
2 del interfaz del USB 3,0, 2 del interfaz del USB 2,0 |
Gama de frecuencia de funcionamiento de 10Mhz a 6GHz |
SPF+port doble |
Ancho de banda inmediato del hasta 160M por el canal |
bulid-en Xilinx Kintex-7 FPGA |
2RTX apoyó |
La referencia del reloj y el PPS externos apoyaron |
Marco del desarrollo de RFNoC FPGA |
La radio de GNU apoyó |
Índice del RF
Persona de Contacto: Mr. Chen
Teléfono: 18062514745