Enviar mensaje
Inicio ProductosSerie de USRP X

Pedazos definidos software de la radio 45w 16 del SDR de USRP X310 200 megaciclos

Certificación
Porcelana Wuhan Tabebuia Technology Co., Ltd. certificaciones
Estoy en línea para chatear ahora

Pedazos definidos software de la radio 45w 16 del SDR de USRP X310 200 megaciclos

Pedazos definidos software de la radio 45w 16 del SDR de USRP X310 200 megaciclos
Pedazos definidos software de la radio 45w 16 del SDR de USRP X310 200 megaciclos

Ampliación de imagen :  Pedazos definidos software de la radio 45w 16 del SDR de USRP X310 200 megaciclos

Datos del producto:
Lugar de origen: China
Nombre de la marca: Luowave
Número de modelo: X310
Pago y Envío Términos:
Cantidad de orden mínima: 1 pedazo
Precio: USD
Detalles de empaquetado: Caja de papel \ cartón de papel
Tiempo de entrega: Mercancías del punto o 30 días
Condiciones de pago: T/T
Capacidad de la fuente: 1 pedazo

Pedazos definidos software de la radio 45w 16 del SDR de USRP X310 200 megaciclos

descripción
Alta luz:

SDR de USRP X310 200 megaciclos

,

pedazos definidos software de la radio 45w 16 del sdr

,

Pedazos de USRP X310 16

Serie USRP-LW X310 de X

 

El USRP-LW X310 es una plataforma software-definida de alto rendimiento, escalable de la radio (SDR) para los sistemas de comunicación inalámbricos de diseño y que despliegan de la siguiente generación.

Pedazos definidos software de la radio 45w 16 del SDR de USRP X310 200 megaciclos 0

La arquitectura de hardware de USRP-LW X310 combina dos ranuras ampliadas del tablero de hija del ancho de banda con un ancho de banda del hasta 160M de DC a 6GHz. Y ofrece interfaces de alta velocidad múltiples para elegir de (los puertos de PCIe, de Gigabit/10 Gigabit Ethernet), así como un Kintex-7 rico en recursos, usuario-programable FPGA. Además, el USRP-LW X310 utiliza un conductor abierto de la interplataforma UHD de la fuente, con un gran número de marcos del desarrollo, de arquitecturas compatibles de la referencia, y de proyectos abiertos de la fuente.

 

Como la base de proceso digital del USRP-LW X310, el XC7K410T FPGA proporciona conectividad de alta velocidad entre todos los componentes importantes. Incluye la parte frontal del RF, el interfaz del anfitrión, y la memoria DDR3. El defecto FPGA proporciona todo UHDs para controlar el downconversion digital y upconversion digital, frecuencia fina que adapta, y algunos otros bloques de la función de DSP. Los usuarios pueden aprovecharse del espacio de repuesto del Kintex-7 rico en recursos FPGA, más el marco del desarrollo de RFNoC apoyado por USRP, para desarrollar y para ejecutar su propio DSP que procesa los módulos.

El equipo del equipo de USRP-LW X310 incluye: una unidad principal de USRP-LW X310, cable del gigabit, adaptador del gigabit de SFP+, adaptador, cable de USB2.0 JTAG, raíz del cable 4 del RF del conector de SMA.

 

Tabla de la comparación de funcionamiento de FPGA de la serie y X del puerto Ethernet serie

  USRP-LW N210 USRP-LW X310
FPGA Spartan3XC3SD3400A Kintex 7 -410T
Células de la lógica 53k 406k
Memoria Kb 2.268 Kb 28.620
Multilliers 126 1540
Tarifa de reloj 100 megaciclos 200 megaciclos

SyreamingBandwith

por el canal (de 16 bits)

25 MS/s 200 MS/s

 

 

El USRP-LW X310 ofrece una variedad de interfaces de alta velocidad para elegir de. En el panel del dispositivo, el puerto de Gigabit Ethernet es una de las maneras más simples y más de uso general de conectar. Para los usos con ancho de banda extendido y estado latente bajo, tal como estudios de PHY/MAC, el X310 proporciona un interfaz de autobús eficiente PCIe x4 para esta operación determinista. Cuando el uso utiliza la grabación o el multi-nodo de la red que procesa, el puerto de 10 gigabites es la mejor opción.

 

El USRP-LW X310 incluye muchas características adicionales que ayuden a algunos otros usos inalámbricos. Por ejemplo, en el diseño de FPGA, el 1GB DDR3 en la placa madre se puede utilizar como proteger de datos y almacenamiento de datos. El GPSDO interno opcional proporciona referencia de alta precisión de la frecuencia cuando está sincronizado al sistema de GPS con un retraso de la sincronización menos que 50ns. Permite que el usuario controle componentes externos tales como amplificadores e interruptores a través del interfaz de GPIO, entradas de la ayuda tales como disparadores del acontecimiento, y lo observa eliminan errores de señales. El USRP-LW X310 también incluye un adaptador interno de JTAG que permita que los promotores carguen y que eliminen errores fácilmente de las nuevas imágenes de FPGA.

 

Datos técnicos de USRP-LW X310:

Categoría del parámetro valor numérico unidad Categoría del parámetro valor numérico unidad
Entrada-salida Parametrización para la optimización del tratamiento del RF cuando está emparejado con SBX-LW 120
Entrada del voltaje de DC 12 V Rechazo de banda lateral única de la señal/de la imagen -35/50 dBc
Consumo de energía 45 W Ruido de la fase
Parámetros del módulo del convertido 3.5GHz 1,0 degRMS
Tasa de muestreo del ADC (máxima 200 MS/s 1MHz 1,5 degRMS
Resolución del ADC 14 pedazos De potencia de salida >10 dBm
Tasa de muestreo de DAC 800 MS/s Incorpore un punto de la intercepción del tercero-orden 0 DB
Resolución de DAC 16 pedazos Figura de ruido 8 DB
Con la tarifa máxima del anfitrión (16b). 200 MS/s Propiedades físicas
Exactitud local de la vibración 2,5 PPM Temperatura de funcionamiento 0-55 C
La precisión de GPSDO no se cierra 20 ppb tamaño 290×225×50 milímetro
Peso (2 hojas SBX-LW 120). 1,8 kilogramo
 

 

Contacto
Wuhan Tabebuia Technology Co., Ltd.

Persona de Contacto: Mr. Chen

Teléfono: 18062514745

Envíe su pregunta directamente a nosotros (0 / 3000)