Datos del producto:
|
Alta luz: | Radio definida software de DC 6V,DC 6V integró la radio definida software,DC 6V integró radios definidas software |
---|
Serie integrada USRP-LW E310
El USRP-LW E310 es un dispositivo integrado del SDR. El AD9361 RF fijó el dispositivo análogo apoya 2x2 MIMO con una gama de frecuencia de 70 gigahertz MHz-6 y de un ancho de banda transitorio de 56 megaciclos. Con un tamaño del consumo de 133 x 68 x 26,4 milímetros y de energía de hasta sólo 2-6 vatios, es un dispositivo móvil y integrado del SDR con las ventajas del poder y de tamaño pequeño ligeros, pequeños. El proceso de la banda base se corre en un Zynq reconfigurable 7020 IC que combina Xilinx 7 series FPGAs con los procesadores dual-cores integrados del BRAZO A9. Usando el sistema operativo de Linux. Como todos los dispositivos de USRP, la arquitectura del software libre proporciona los conductores de la ayuda de interplataforma y del hardware de USRP (UHDs). Ayudas de UHD la mayoría de los usos y marcos del SDR tales como radio de GNU.
Características principales:
Parámetros relacionados:
Categoría del parámetro | valor numérico | unidad | Categoría del parámetro | valor numérico | unidad |
Entrada-salida | Parametrización para la optimización del tratamiento del RF | ||||
Entrada del voltaje de DC | 5-15 | V | Gama de frecuencia | 70-6000 | Megaciclo |
Consumo de energía | 2-6 | W | De potencia de salida | >10 | dBm |
Parámetros del módulo del convertido | Incorpore un punto de la intercepción del tercero-orden | -20 | dBm | ||
Tasa de muestreo del ADC (máxima | 61,44 | MS/s | Figura de ruido | <8> | DB |
Resolución del ADC | 12 | pedazos | Propiedades físicas | ||
Tasa de muestreo de DAC | 61,44 | MS/s | tamaño | 133×68×26.4 | cm |
Resolución de DAC | 12 | pedazos | peso | 375 | g |
Exactitud local de la vibración | 2,0 | PPM |
Descripción del funcionamiento:
El transmisor-receptor AD9361 en la parte frontal del RF proporciona ancho de banda instantáneo de hasta 56 megaciclos, cubre una gama de frecuencia de 70 gigahertz MHz-6, y apoya 2X2 MIMO. El filtro de la preselección del RF ejerce la actividad bancaria en la parte frontal del transmite y recibe vínculos para aumentar selectividad de la frecuencia.
El procesador de la banda base utiliza el Xilinx Zynq 7020 SoC para proporcionar la computación FPGA-acelerada, combinada con la operación independiente apoyada por una CPU dual-core del BRAZO. El USRP-LW E310 integra una gran cantidad de periférico tales como un receptor integrado de GPS para la conciencia de la ubicación y la sincronización de tiempo, y un puerto dual del host USB para el almacenamiento extendido y otros dispositivos de entrada-salida. Usando los dispositivos disponibles, los usuarios pueden rápidamente prototipo y desarrollar usos integrados.
El USRP integró a la familia utiliza una distribución modificada para requisitos particulares de Linux del marco de OpenEmbedded para cubrir las necesidades específicas del uso. El sistema operativo del defecto viene instalado previamente con el software de Driver™ del hardware de USRP (UHD) y las herramientas de desarrollo de tercera persona tales como radio GNU. El E310 también apoya la tecnología de RFNoC, un marco del desarrollo de RFNoC FPGA capaz de realizar cómputos en tiempo real y de cumplir los requisitos del tratamiento de señales de la banda ancha.
Marco del sistema operativo y del desarrollo
sistema operativo | OpenEmbedded Linux (instalado previamente). |
Marco de desarrollo de programas |
UHD (instalado previamente). Radio de GNU (instalada previamente). Xilinx ISE Design Suite |
Persona de Contacto: Mr. Chen
Teléfono: 18062514745